本文へ移動
サポートシェアリングソリューション
OKWAVE Plus

このQ&Aは役に立ちましたか?

締切済み
※ ChatGPTを利用し、要約された質問です(原文:3.3V出力ピンの処理)

3.3V出力ピンの処理について

2023/10/12 17:25

このQ&Aのポイント
  • 2.7kオームで5Vにプルアップした場合、FPGAのピンが壊れる可能性はあるか?
  • FPGAの出力ドライブ能力は20mAではあるが、5Vにプルアップされても問題ない
  • 入力側5Vトレラント、出力レベル3.3Vが保証されているFPGAのピンに対して、2.7kオームで5Vにプルアップしても問題ない
※ 以下は、質問の原文です

3.3V出力ピンの処理

2001/06/05 21:47

入力側5Vトレラント、出力レベル3.3Vが保証されているFPGA(または低電圧駆動のロジックIC)のピンに対して、2.7kオームで5Vにプルアップした場合に、そのFPGAのピンが壊れる可能性はありますか?FPGAの出力ドライブ能力は20mA位です。

回答 (1件中 1~1件目)

2001/06/13 00:40
回答No.1

出力端子の電源がどこから供給されているのかということ、または、
出力端子保護用のダイオードがどこに繋がっているか。そして、
出力回路がどのような回路インタフェースになってるかによると思います(素子耐圧)。
前者に関しては、出力回路の電源へ保護回路が繋がっていれば、出力端子は、約4VでDC的にクランプされるはずです。もちろん、出力が
Highの場合ですが。5Vからの電流は3.3V電源へ抵抗値により
電流が流れると思います(3400マイクロアンペア?)。
後者の場合、保護ダイオードが5Vに繋がっていて、出力の耐圧が5V
以上あれば問題はないと思います。
要は前者の場合に、回路動作的に問題がないかどうかと、4V程度にクランプされるようなら、そういう使い方は控えたほうが無難かと・・。

お礼

0002/11/30 00:00

ありがとうございます、デバイスの仕様を確認してみます。
ただこの方法は、現在使用しているデバイスの不具合を回避させるためのもので、通常時には考えておりません。

質問者

このQ&Aは役に立ちましたか?

この質問は投稿から一年以上経過しています。
解決しない場合、新しい質問の投稿をおすすめします。

質問する

お礼をおくりました

さらに、この回答をベストアンサーに選びますか?

ベストアンサーを選ぶと質問が締切られます。
なおベストアンサーを選びなおすことはできません。